???<!-- GIF89;a -->
123123123123
.....................................................................................................................................???<!-- GIF89;a -->
123123123123
.....................................................................................................................................    s         L             L     K   h  4          3      u         Q!     !  8   "  =   "  7   #  t   G#  F   #  k   $  }   o$  K   $  w   9%     %     B&  [   &     ('  [   '     (     (     1)     )  (   P*  (   y*  (   *  /   *  1   *  B   -+  %   p+  %   +  1   +  .   +  ?   ,  <   ],  ?   ,  C   ,  (   -  (   G-  2   p-  E   -  1   -  9   .  1   U.  ?   .  (   .     .  )   /  .   //     ^/     k/  "   {/  %   /  /   /  .   /  $   #0     H0     f0     r0     0     0     0     0  	   0     0  	   1     1     51     P1     c1     y1     1  (   1     1     1     2      !2     B2     a2     |2     2     2     2     2  =   3  &   ?3     f3     u3  $   3  "   3  *   3     4     4  3   <4     p4  
   4  D   4  C   4  +   5  &   C5  %   j5  )   5  %   5  !   5  !   6  $   $6     I6  :   e6  1   6  9   6  6   7     C7  8   Z7     7  "   7     7     7     7     8     "8     88     N8  !   f8     8  '   8  '   8     8  7   9  B   C9     9  "   9  #   9     9     :     :     4:  !   N:  5   p:  &   :  '   :  /   :  )   %;  /   O;     ;  b   ;  .    <     /<     G<     c<     ~<     <  )   <  %   <  #   <  %   =  +   @=  +   l=  1   =  1   =  %   =  +   ">  1   N>  1   >     >  !   >  %   >     ?  <   *?     g?  #   ?  2   ?  "   ?  *    @  +   +@      W@     x@     @  /   @     @     @     A      .A     OA     hA  +   }A     A     A     A  %   A  $    B     EB  0   `B  0   B  #   B  *   B  %   C  7   7C  !   oC  !   C  5   C  "   C  +   D      8D      YD      zD     D  +   D  2   D  2   E  )   ME     wE     E  )   E  !   E  '   E  '   F  '   @F     hF     F     F     F     F     F     F     G     5G     SG     qG     G  "   G     G  "   G     G     H     ,H     DH     aH  !   ~H     H     H      H     H     I     !I     <I     MI     dI  %   I     I     I     I  2   I  0   J  +   @J  .   lJ  1   J     J     J  %   J     "K     8K  (   NK  %   wK  &   K     K  &   K      L     $L     9L  )   PL  %   zL     L     L     L  &   L     M     'M     ;M  &   OM     vM     M     M  !   M     M  ;   M     N  
   3N  $   >N  %   cN  +   N  /   N  +   N     O     *O  &   IO     pO  2   O  2   O  2   O  4   P  ,   RP     P  )   P     P     P  (   P     Q     9Q  !   UQ      wQ     Q     Q     Q     Q     Q     
R     R     3R     GR     [R     oR  (   R  %   R     R     R     R  !   S  +   7S  '   cS     S     S     S     S     S     T  %   (T     NT     eT  5   }T     T  -   T  ;   U  /   =U  	   mU     wU     U     U     U     U     U     U       V     !V     :V  #   YV  "   }V  "   V      V     V     V     W     0W  &   HW     oW     W     W    W     Y  V   Y  U   Z  /   [Z     Z  =   [     [     >\     5]  2   0^  C   c^  5   ^     ^  D   __  t   _     `  G   `     `     ka     b  q   b     +c  q   c     Cd     d     e     ?f  ,   f  ,   g  ,   Hg  4   ug  6   g  G   g  +   )h  +   Uh  +   h  (   h  <   h  G   i  <   [i  D   i  .   i  .   j  7   ;j  J   sj  6   j  3   j  +   )k  C   Uk  .   k  "   k  /   k  7   l     Sl     bl  &   tl  )   l  ?   l  >   m  -   Dm      rm     m     m  #   m  #   m  -   m  -   #n     Qn     ]n     {n  /   n     n     n     n     o      o  /   >o     no     o  4   o  /   o  -   
p  '   8p     `p  (   {p  '   p     p  3   p  c   q  )   zq     q      q  (   q  '   q  ?   $r     dr  -   r  E   r     r  
   s  _   s  ]   |s  1   s  ,   t  ?   9t  C   yt  ?   t  ;   t  ;   9u  >   uu     u  @   u  8   v  @   Jv  6   v     v  B   v  +   w  5   Kw     w     w     w     w     w     x  #   x  )   Ax  !   kx  7   x  8   x     x  :   y  J   Vy     y  ,   y  -   y  %   z  2   >z  -   qz     z  +   z  =   z  +   '{  ,   S{  -   {  $   {  A   {  (   |  x   >|  1   |     |     }     "}     @}     Y}  '   p}  #   }  #   }  #   }  /   ~  1   4~  2   f~  2   ~  *   ~  0   ~  3   (  2   \  +     0     ;        (  I   <  +     1     =     7   "  E   Z  -     (   ΁  *     "   "  J   E            1   ǂ  =     2   7      j  Q     3   ݃  "     &   4  +   [  *     #     9   ք  9     ,   J  )   w  *     K   ̅  7     (   P  M   y  7   ǆ  @     9   @  9   z  9     8     ,   '  3   T  3     *                -        D  .   c  .     .     !             &  !   =  -   _  8     :   Ɗ  :     :   <  :   w       /     +     
     )   )  ,   S  /             ƌ  )     #        2     Q  "   f                ɍ            %     -   ?     m            6     5     /     3   O  1     '        ݏ  (             4  ,   J  1   w  *        Ԑ  .     ,        L     e  9     ,                    /   5      e  1          )   В          
     !  "   7     Z  >   m  .        ۓ  "     /     :   <  =   w  1          &     0   *     [  N   r  N     N     Q   _  5           4        =  '   L  $   t  /     '   ɗ  /     #   !     E     [     t                    ՘                    -  .   C  7   r       $     *   ޙ  #   	  G   -  &   u       -          !     !         ;  -   \            G   ě       9   +  <   e  :        ݜ  &     	             ,      >  %   _                 $   ɝ  )     (     (   A  ?   j        !   ˞  /     /     3   M  -                        a     ;   Y     _                  r      R       ]              $          X      Q   
      8   1              c  Z  4        r  s      V   P   6      i   |         B  B   D  E                     ^         W          *  ]     "   f      *                )                 	   \        X         D             J                %    l                                  T                    #       F       g   K  <              [     n   	          k            P                                           Z   b              >  I      3  )  /       ,  j   }          L     '  1   H   .  g     Q           N     -      5         b      :            R         @            2         G            -            <             e  t          M  `                                (          h       ;     '                  q      ~   {   \      =     6                   2     d             `  E                            ?   +                                      k            l   J  0  o  H  U   &  .               !      u          =                           (  9         A  7                  7   8  S               C   :       W       %   p  #     p   a      f         n         4              T              _   /              d         U  O          m              A         I   
  w   S         F      L         K   m   N                x                    e                  [                             V     h          o   9      "  Y      $   c       0       M   G      +         ^      s         ,      q        j     O               5   ?         3                                         i  >           &           z   y                      !            v       @      C   
 
  For the options above, The following values are supported for "ARCH":
    
  For the options above, the following values are supported for "ABI":
    
  aliases            Do print instruction aliases.
 
  cp0-names=ARCH           Print CP0 register names according to
                           specified architecture.
                           Default: based on binary being disassembled.
 
  debug_dump         Temp switch for debug trace.
 
  fpr-names=ABI            Print FPR names according to specified ABI.
                           Default: numeric.
 
  gpr-names=ABI            Print GPR names according to specified ABI.
                           Default: based on binary being disassembled.
 
  hwr-names=ARCH           Print HWR names according to specified 
                           architecture.
                           Default: based on binary being disassembled.
 
  msa                      Recognize MSA instructions.
 
  no-aliases               Use canonical instruction forms.
 
  no-aliases         Don't print instruction aliases.
 
  no-aliases    Disassemble only into canonical instructions, rather
                than into pseudoinstructions.
 
  numeric       Print numeric register names, rather than ABI names.
 
  reg-names=ABI            Print GPR and FPR names according to
                           specified ABI.
 
  reg-names=ARCH           Print CP0 register and HWR names according to
                           specified architecture.
 
  virt                     Recognize the virtualization ASE instructions.
 
  xpa                      Recognize the eXtended Physical Address (XPA)
                           ASE instructions.
 
The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
 
The following ARC specific disassembler options are supported for use 
with -M switch (multiple options should be separated by commas):
 
The following ARM specific disassembler options are supported for use with
the -M switch:
 
The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
 
The following PPC specific disassembler options are supported for use with
the -M switch:
 
The following RISC-V-specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
 
The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
 
The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):
 
Warning: disassembly may be wrong due to guessed opcode class choice.
Use -M<class[,class]> to select the correct opcode class(es).
				   addr16      Assume 16bit address size
   addr32      Assume 32bit address size
   addr64      Assume 64bit address size
   amd64       Display instruction in AMD64 ISA
   att         Display instruction in AT&T syntax
   att-mnemonic
              Display instruction in AT&T mnemonic
   data16      Assume 16bit data size
   data32      Assume 32bit data size
   dpfp            Recognize FPX DP instructions.
   dsp             Recognize DSP instructions.
   fpud            Recognize double precision FPU instructions.
   fpuda           Recognize double assist FPU instructions.
   fpus            Recognize single precision FPU instructions.
   hex             Use only hexadecimal number to print immediates.
   i386        Disassemble in 32bit mode
   i8086       Disassemble in 16bit mode
   intel       Display instruction in Intel syntax
   intel-mnemonic
              Display instruction in Intel mnemonic
   intel64     Display instruction in Intel64 ISA
   quarkse_em      Recognize FPU QuarkSE-EM instructions.
   spfp            Recognize FPX SP instructions.
   suffix      Always display instruction suffix in AT&T syntax
   x86-64      Disassemble in 64bit mode
 # <dis error: %08lx> # internal error, undefined modifier (%c) # internal error, undefined operand in `%s %s' $<undefined> %02x		*unknown* %d unused bits in i386_cpu_flags.
 %d unused bits in i386_operand_type.
 %dsp16() takes a symbolic address, not a number %dsp8() takes a symbolic address, not a number %s: %d: Missing `)' in bitfield: %s
 %s: %d: Unknown bitfield: %s
 %s: Error:  %s: Warning:  'LSL' operator not allowed 'ROR' operator not allowed (DP) offset out of range. (SP) offset out of range. (unknown) *unknown operands type: %d* *unknown* 21-bit offset out of range 64-bit address is disabled <function code %d> <illegal instruction> <illegal precision> <internal disassembler error> <internal error in opcode table: %s %s>
 <unknown register %d> ABORT: unknown operand Address 0x%s is out of bounds.
 Assume all insns are Thumb insns Attempt to find bit index of 0 Bad case %d (%s) in %s:%d
 Bad immediate expression Bad register in postincrement Bad register in preincrement Bad register name Biiiig Trouble in parse_imm16! Bit number for indexing general register is out of range 0-15 Byte address required. - must be even. CpuMax != %d!
 Disassemble "register" names Disassemble in ESA architecture mode Disassemble in z/Architecture mode Don't know how to specify # dependency %s
 Don't understand 0x%x 
 Error: read from memory failed Examine preceding label to determine an insn's type GPR odd is illegal Hmmmm 0x%x IC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
 IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
 IC:%s [%s] has no terminals or sub-classes
 IC:%s has no terminals or sub-classes
 Immediate is out of range -128 to 127 Immediate is out of range -32768 to 32767 Immediate is out of range -512 to 511 Immediate is out of range -7 to 8 Immediate is out of range -8 to 7 Immediate is out of range 0 to 65535 Internal disassembler error Internal error:  bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
 Internal error: bad sparc-opcode.h: "%s" == "%s"
 Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
 Internal: Non-debugged code (test-case missing): %s:%d Invalid size specifier LP_COUNT register cannot be used as destination register Label conflicts with `Rx' Label conflicts with register name Missing '#' prefix Missing '.' prefix Missing 'pag:' prefix Missing 'pof:' prefix Missing 'seg:' prefix Missing 'sof:' prefix Name well-known globals No relocation for small immediate Not a pc-relative address. Only $sp or $15 allowed for this opcode Only $tp or $13 allowed for this opcode Operand is not a symbol Operand out of range. Must be between -32768 and 32767. Print unknown instructions according to length from first two bits Register list is not valid Register must be between r0 and r7 Register must be between r8 and r15 Register number is not valid SR/SelID is out of range SelID is out of range Select raw register names Select register names used by GCC Select register names used in ARM's ISA documentation Select register names used in the APCS Select register names used in the ATPCS Select special register names used in the ATPCS Small operand was not an immediate number Special purpose register number is out of range Syntax error: No trailing ')' The following WebAssembly-specific disassembler options are supported for use
with the -M switch:
 The percent-operator's operand is not a symbol UIMM = 00000 is illegal UIMM values >15 are illegal UIMM values >7 are illegal Unknown bitfield: %s
 Unknown error %d
 Unrecognised disassembler CPU option: %s
 Unrecognised disassembler option: %s
 Unrecognised register name set: %s
 Unrecognized disassembler option: %s
 Unrecognized field %d while building insn.
 Unrecognized field %d while decoding insn.
 Unrecognized field %d while getting int operand.
 Unrecognized field %d while getting vma operand.
 Unrecognized field %d while parsing.
 Unrecognized field %d while printing insn.
 Unrecognized field %d while setting int operand.
 Unrecognized field %d while setting vma operand.
 Value is not aligned enough Value of A operand must be 0 or 1 W keyword invalid in FR operand slot. W register expected Warning: disassembly unreliable - not enough bytes available Warning: illegal as 2-op instr Warning: illegal as emulation instr Warning: reserved use of A/L and B/W bits detected Warning: rsrc %s (%s) has no chks
 Warning: rsrc %s (%s) has no chks or regs
 Warning: unrecognised CALLA addressing mode accepted values are from -1 to 6 address register in load range address writeback expected attempt to set y bit when using + or - modifier bad instruction `%.50s' bad instruction `%.50s...' bit,base is out of range bit,base out of range for symbol branch operand unaligned branch to odd offset branch value not in range and to odd offset branch value out of range byte relocation unsupported can't cope with insert %d
 can't create i386-init.h, errno = %s
 can't create i386-tbl.h, errno = %s
 can't find %s for reading
 can't find i386-opc.tbl for reading, errno = %s
 can't find i386-reg.tbl for reading, errno = %s
 can't find ia64-ic.tbl for reading
 cannot use odd number destination register cannot use odd number source register cgen_parse_address returned a symbol. Literal required. class %s is defined but not used
 displacement value is not aligned displacement value is not in range and is not aligned displacement value is out of range don't know how to specify %% dependency %s
 dsp:16 immediate is out of range dsp:20 immediate is out of range dsp:24 immediate is out of range dsp:8 immediate is out of range expecting got relative address: got(symbol) expecting got relative address: gotoffhi16(symbol) expecting got relative address: gotofflo16(symbol) expecting gp relative address: gp(symbol) extend operator expected extraneous register first register of the range should be r13 floating-point immediate expected floating-point value must be 0.0 or 1.0 floating-point value must be 0.5 or 1.0 floating-point value must be 0.5 or 2.0 illegal L operand value illegal bitmask illegal immediate value illegal use of parentheses imm10 is out of range imm:6 immediate is out of range immediate is out of range 0-7 immediate is out of range 1-2 immediate is out of range 1-8 immediate is out of range 2-9 immediate offset immediate out of range immediate too big for element size immediate value immediate value cannot be register immediate value is out of range immediate value out of range immediate zero expected incompatible L operand value index register in load range index register xzr is not allowed invalid %function() here invalid Ddd value invalid address type for operand invalid addressing mode invalid arithmetic immediate invalid conditional option invalid constant invalid counter access invalid extend/shift operator invalid immediate, must be 1, 2, or 4 invalid mask field invalid mfcr mask invalid offset invalid operand.  type may have values 0,1,2 only. invalid position, should be 0, 16, 32, 48 or 64. invalid position, should be 0, 8, 16, or 24 invalid position, should be 16, 32, 64 or 128. invalid position, should be one of: 0,4,8,...124. invalid post-increment amount invalid register invalid register for stack adjustment invalid register list invalid register name invalid register number, should be blink invalid register number, should be fp invalid register number, should be pcl invalid register offset invalid register operand when updating invalid replicated MOV immediate invalid shift amount invalid shift operator invalid size value must be on range 1-64. invalid size, should be 1, 2, 4, or 8 invalid size, value must be  invalid sprg number invalid tbr number invalid value for CMEM ld/st immediate invalid value for immediate jump hint unaligned junk at end of line last register of the range doesn't fit missing `)' missing `]' missing extend operator missing mnemonic in syntax string missing register most recent format '%s'
appears more restrictive than '%s'
 multiple note %s not handled
 multiplier negative immediate value not allowed negative or unaligned offset expected no insns mapped directly to terminal IC %s
 no insns mapped directly to terminal IC %s [%s] no shift amount allowed for 8-bit constants not a valid r0l/r0h pair offset(IP) is not a valid form opcode %s has no class (ops %d %d %d)
 operand is not zero operand out of range (%ld not between %ld and %ld) operand out of range (%ld not between %ld and %lu) operand out of range (%lu not between %lu and %lu) operand out of range (0x%lx not between 0 and 0x%lx) operand out of range (not between 1 and 255) overlapping field %s->%s
 overwriting note %d with note %d (IC:%s)
 p0-p7 expected parse_addr16: invalid opindex. percent-operator operand is not a symbol position value is out of range reg pair must be contiguous reg pair must start from even reg register R30 is a limm indicator register element index register must be BLINK register must be GP register must be ILINK1 register must be ILINK2 register must be PCL register must be R0 register must be R1 register must be R2 register must be R3 register must be SP register must be either r0-r3 or r12-r15 register name used as immediate value register number register number must be even register out of range register source in immediate move register unavailable for short instructions rotate expected to be 0, 90, 180 or 270 rotate expected to be 90 or 270 rsrc %s (%s) has no regs
 shift amount shift amount must be 0 or 12 shift amount must be 0 or 16 shift amount must be 0 or 8 shift amount must be a multiple of 16 shift is not permitted shift operator expected source and target register operands must be different stack pointer register expected syntax error (expected char `%c', found `%c') syntax error (expected char `%c', found end of instruction) unable to change directory to "%s", errno = %s
 undefined unexpected address writeback unknown unknown	0x%02lx unknown	0x%04lx unknown constraint `%c' unknown operand shift: %x
 unknown reg: %d
 unrecognized form of instruction unrecognized instruction value must be a multiple of 16 value must be in the range 0 to 240 value must be in the range 0 to 28 value must be in the range 0 to 31 value must be in the range 1 to  value must be power of 2 value out of range 1 - 256 vector5 is out of range vector8 is out of range warning: ignoring unknown -M%s option
 width value is out of range z0-z15 expected z0-z7 expected Project-Id-Version: opcodes 2.30.0
Report-Msgid-Bugs-To: bug-binutils@gnu.org
POT-Creation-Date: 2018-01-13 13:44+0000
PO-Revision-Date: 2018-01-15 18:12+0100
Last-Translator: Roland Illig <roland.illig@gmx.de>
Language-Team: German <translation-team-de@lists.sourceforge.net>
Language: de
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
X-Bugs: Report translation errors to the Language-Team address.
X-Generator: Poedit 2.0.5
Plural-Forms: nplurals=2; plural=(n != 1);
 
 
  Für die obigen Optionen werden die folgenden Werte für »ARCH« unterstützt:
    
  Für die obigen Optionen werden die folgenden Werte für »ABI« unterstützt:
    
  aliases            Befehls-Aliase ausgeben.
 
  cp0-names=ARCH           Gib CP0-Registernamen entsprechend der angegebenen
                           Architektur aus.
                           Standard: abhängig von der Binärdatei, die
                           disassembliert wird.
 
  debug_dump         Temporärer Schalter für Debugspuren.
 
  fpr-names=ABI            Gib FPR-Namen entsprechend des angegebenen ABI aus.
                           Standard: numerisch.
 
  gpr-names=ABI            Namen der Mehrzweckregister entsprechend des
                           angegebenen ABI ausgeben.
                           Standard: abhängig von der Binärdatei, die
                           disassembliert wird.
 
  hwr-names=ARCH           Namen der Hardwareregister entsprechend der
                           angegebenen Architektur ausgeben.
                           Standard: abhängig von der Binärdatei, die
                           verarbeitet wird.
 
  msa                      MSA-Befehle erkennen.
 
  no-aliases               Kanonische Form der Befehle verwenden.
 
  no-aliases         Befehls-Aliase nicht ausgeben.
 
  no-aliases    Ausschließlich kanonische Befehle beim Disassemblieren
                verwenden, anstelle von Pseudobefehlen.
 
  numeric       Numerische Registernamen statt ABI-Namen ausgeben.
 
  reg-names=ABI            Gib GPR- und FPR-Namen entsprechend des
                           angegebenen ABI aus.
 
  reg-names=ARCH           Gib CP0-Register und HWR-Namen entsprechend der
                           angegebenen Architektur aus.
 
  virt                     ASE-Befehle für Virtualisierung erkennen.
 
  xpa                      Befehle für eXtended Physical Address (XPA)
                           Adressraumerweiterung erkennen.
 
Die folgenden AARCH64-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):
 
Die folgenden ARC-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):
 
Die folgenden ARM-spezifischen Disassembleroptionen werden in Kombination
mit dem Schalter »-M« unterstützt:
 
Die folgenden MIPS-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):
 
Die folgenden PPC-spezifischen Disassembleroptionen werden in Kombination
mit dem Schalter »-M« unterstützt:
 
Die folgenden RISC-V-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):
 
Die folgenden S/390-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):
 
Die folgenden i386/x86-64-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):
 
Warnung: Da die Opcode-Klasse geraten ist, ist das Disassemblat
möglicherweise falsch. Verwenden Sie -M<Klasse[,Klasse]>, um die
korrekten Opcode-Klassen auszuwählen.
				   addr16      16-Bit-Adressgröße annehmen
   addr32      32-Bit-Adressgröße annehmen
   addr64      64-Bit-Adressgröße annehmen
   amd64       Maschinenbefehl in AMD64-ISA anzeigen
   att         Maschinenbefehl in AT&T-syntax anzeigen
   att-mnemonic
              Maschinenbefehl in AT&T-Mnemonic anzeigen
   data16      16-Bit-Datengröße annehmen
   data32      32-Bit-Datengröße annehmen
   dpfp            FPX-DP-Befehle erkennen.
   dsp             DSP-Befehle erkennen.
   fpud            Befehle für doppelt genaue FPU erkennen.
   fpuda           Befehle für hilfsweise doppelt genaue FPU erkennen.
   fpus            Befehle für einfach genaue FPU erkennen.
   hex             Direktwerte ausschließlich hexadezimal ausgeben.
   i386        Im 32-Bit-Modus disassemblieren
   i8086       Im 16-Bit-Modus disassemblieren
   intel       Maschinenbefehl in Intel-Syntax anzeigen
   intel-mnemonic
              Maschinenbefehl in Intel-Mnemonic anzeigen
   intel64     Maschinenbefehl in Intel64-ISA anzeigen
   quarkse_em      FPU-QuarkSE-EM-Befehle erkennen.
   spfp            FPX-SP-Befehle erkennen.
   suffix      Maschinenbefehl-Suffix immer in AT&T-Syntax anzeigen
   x86-64      Im 64-Bit-Modus disassemblieren
 # <Disassemblierungsfehler: %08lx> # Interner Fehler, unerkannter Modifikator (%c) # Interner Fehler, undefinierter Operand in „%s %s“ $<undefiniert> %02x		*unbekannt* %d ungenutzte Bits in i386_cpu_flags.
 %d ungenutzte Bits in i386_operand_type.
 %dsp16() hat als Parameter eine symbolische Adresse, keine Zahl %dsp8() hat als Parameter eine symbolische Adresse, keine Zahl %s: %d: Hier fehlt eine »)« im Bitfeld: %s
 %s: %d: Unbekanntes Bitfeld: %s
 %s: Fehler:  %s: Warnung: LSL-Operator ist hier nicht erlaubt ROR-Operator ist hier nicht erlaubt (DP) Offset außerhalb des gültigen Bereichs (SP) Offset außerhalb des gültigen Bereichs (unbekannt) Unbekannter Operandentyp: %d* *unbekannt* 21-Bit-Offset außerhalb des gültigen Bereichs 64-Bit-Adresse ist deaktiviert <Funktionscode %d> <ungültiger Maschinenbefehl> <ungültige Genauigkeit> <interner Disassemblerfehler> <interner Fehler in der Opcode-Tabelle: %s %s>
 <unbekanntes Register %d> ABBRUCH: Unbekannter Operand Adresse 0x%s ist außerhalb des gültigen Bereichs.
 Annnehmen, dass alle Befehle Thumb-Befehle sind Versuch, ein gesetztes Bit von 0 zu bestimmen Interner Fehler: case %d (%s) in %s:%d
 Ungültiger Direktausdruck Ungültiges Register beim Post-Increment Ungültiges Register beim Pre-Increment Falscher Registername Oh, oh. Hier ist richtig was kaputt in parse_imm16! Die Bitnummer, um das allgemeine Register zu indizieren, ist außerhalb des gültigen Bereichs 0-15 Byteadresse benötigt -- muss gerade sein CpuMax != %d
 "register"-Namen disassemblieren Im ESA-Architektur-Modus disassemblieren Im z/-Architektur-Modus disassemblieren Keine Ahnung, wie ich die Abhängigkeit »# %s« angeben soll.
 Ich verstehe »0x%x« nicht.
 Fehler: Lesen aus dem Speicher fehlgeschlagen Vorangehende Sprungmarke untersuchen, um die Befehlsart festzustellen GPR ungerade ist ungültig Hmmmm 0x%x IC Bemerkung %d für Opcode »%s (IC:%s)« verträgt sich nicht mit Ressource %s Bemerkung %d.
 IC Bemerkung %d in Opcode »%s (IC:%s)« verträgt sich nicht mit Ressource %s Bemerkung %d.
 IC:%s [%s] hat weder Terminale noch Unterklassen
 IC:%s hat weder Terminale noch Unterklassen
 Direktwert liegt außerhalb des gültigen Bereichs -128 bis 127 Direktwert liegt außerhalb des gültigen Bereichs -32768 bis 32767 Direktwert liegt außerhalb des gültigen Bereichs -512 bis 511 Direktwert liegt außerhalb des gültigen Bereichs -7 bis 8 Direktwert liegt außerhalb des gültigen Bereichs -8 bis 7 Direktwert liegt außerhalb des gültigen Bereichs 0 bis 65535 Interner Disassemblerfehler Interner Fehler: Ungültiger SPARC-Opcode: "%s", %#.8lx, %#.8lx
 Interner Fehler: Ungültiger SPARC-Opcode: "%s" == "%s"
 Interner Fehler: Ungültiger SPARC-Opcode: "%s", %#.8lx, %#.8lx
 Intern: Nicht gedebuggter Code (Testfall fehlt): %s:%d Ungültige Größenangabe Das LP_COUNT-Register kann nicht als Zielregister verwendet werden Sprungmarke verträgt sich nicht mit »Rx« Sprungmarke verträgt sich nicht mit dem Registername Das »#«-Präfix felht Das ».«-Präfix fehlt Das »pag:«-Präfix fehlt Das »pof:«-Präfix fehlt Das »seg:«-Präfix fehlt Das »sof:«-Präfix fehlt Wohlbekannte globale Namen benennen Keine Verlagerung für kleine Direktwerte Das ist keine PC-relative Adresse Dieser Opcode kann nur $sp oder $15 als Parameter haben Dieser Opcode kann nur $tp oder $13 als Parameter haben. Operand muss ein Symbol sein Operand außerhalb des gültigen Bereichs -32768 bis 32767 Unbekannte Befehle anhand ihrer Länge aus den ersten beiden Bits ausgeben Registerliste ist ungültig Das Register muss zwischen r0 und r7 liegen. Das Register muss zwischen r8 und r15 liegen. Die Registernummer ist nicht gültig. SR/RelID l liegt außerhalb des gültigen Bereichs SelID liegt außerhalb des gültigen Bereichs Rohe Registernamen auswählen Von GCC verwendete Registernamen auswählen Von ARMs ISA-Dokumentation verwendete Registernamen verwenden In APCS verwendete Registernamen auswählen In ATPCS verwendete Registernamen auswählen Spezielle Registernamen für ATPCS auswählen Kleiner Operand war keine Direktzahl Nummer des Spezialregisters ist außerhalb des gültigen Bereichs Syntaxfehler: Kein abschließendes »)« Die folgenden WebAssembly-spezifischen Disassembleroptionen werden in
Kombination mit dem Schalter »-M« unterstützt:
 Der Operand des Prozent-Operators ist kein Symbol UIMM = 0000 ist ungültig UIMM-Werte > 15 sind ungültig UIMM-Werte > 7 sind ungültig Unbekanntes Bitfeld: %s
 Unbekannter Fehler %d
 Unbekannte Disassembler-CPU-Option: %s
 Unbekannte Disassembler-Option: %s
 Unbekannte Registernamensmenge: %s
 Unbekannte Disassembler-Option: %s
 Unbekanntes Feld %d beim Erzeugen des Befehls.
 Unbekannted Feld %d beim Decodieren des Befehls.
 Unbekanntes Feld %d beim Holen des int-Operanden.
 Unbekanntes Feld %d beim Holen des vma-Operanden.
 Unbekanntes Feld %d beim Parsen entdeckt.
 Unbekanntes Feld %d beim Schreiben des Befehls.
 Unbekanntes Feld %d beim Setzen des int-Operanden.
 Unbekanntes Feld %d beim Holen des vma-Operanden.
 Der Wert ist nicht ausreichend ausgerichtet Wert des A-Operanden muss entweder 0 oder 1 sein Schlüsselwort »W« ist im Operandenplatz »FR« ungültig W-Register erwartet Warnung: Disassemblat unzuverlässig – nicht genügend Bytes verfügbar Warnung: Ungültig als 2-Op-Maschinenbefehl Warnung: Ungültig als Emulations-Maschinenbefehl Warnung: Benutzung der reservierten A/L- und B/W-Bits erkannt Warnung: Die Ressource »%s (%s)« hat keine »chks«.
 Warnung: Die Ressource »%s (%s)« hat keine »chks« oder Register.
 Warnung: Unbekannter CALLA-Adressierungsmodus Mögliche Werte liegen zwischen -1 und 6 Adressregister im Ladebereich (load range) Adressen-Zurückschreiben erwartet Versuch, das y-Bit zusammen mit dem Modifikator »+« oder »-« zu setzen Falscher Befehl »%.50s« Falscher Befehl »%.50s...« Bit,Basis liegt außerhalb des gültigen Bereichs Bit,Basis liegt außerhalb des gültigen Bereichs für Symbol Sprung-Operand ist nicht ausgerichtet (unaligned). Verzweigung auf ungeraden Offset Verzweigungswert außerhalb des gültigen Bereichs und zu einem ungeraden Offset. Verzweigungswert außerhalb des gültigen Bereichs. Byte-Relokation nicht unterstützt Kann nicht mit »inserv %d« umgehen.
 Kann i386-init.h nicht anlegen, errno = %s
 Kann i386-tbl.h nicht anlegen, errno = %s
 Kann »%s« nicht zum Lesen finden
 Kann »i386-opc.tbl« nicht zum Lesen finden, errno = %s
 Kann »i386-reg.tbl« nicht zum Lesen finden, errno = %s
 Kann »ia64-ic.tbl« nicht zum Lesen finden
 Nummer des Zielregisters muss gerade sein Nummer des Quellregisters muss gerade sein cgen_parse_address: Gebe Symbol zurück. Sollte eigentlich ein Literal sein Die Klasse »%s« wurde definiert, aber nicht benutzt.
 Der Abstandswert ist nicht ausgerichtet. Der Abstandswert ist außerhalb des gültigen Bereichs und nicht ausgerichtet Der Abstandswert ist außerhalb des fültigen Bereichs. Keine Ahnung, wie ich die Abhängigkeit »%% %s« angeben soll.
 Direktwert dsp:16 liegt außerhalb des gültigen Bereichs Direktwert dsp:20 liegt außerhalb des gültigen Bereichs Direktwert dsp:24 liegt außerhalb des gültigen Bereichs Direktwert dsp:6 liegt außerhalb des gültigen Bereichs Adresse relativ zu got erwartet: got(Symbol) Adresse relativ zu got erwartet: gotoffhi16(Symbol) Adresse relativ zu got erwartet: gotofflo16(Symbol) Adresse relativ zu gp erwartet: gp(Symbol) Extend-Operator erwartet Irrelevantes Register Das erste Register im Bereich sollte r13 sein Gleitkomma-Direktwert erwartet Gleitkommazahl muss entweder 0.0 oder 1.0 sein Gleitkommazahl muss entweder 0.5 oder 1.0 sein Gleitkommazahl muss entweder 0.5 oder 2.0 sein Unerlaubter Wert für L-Operanden Ungültige Bitmaske Unerlaubter Direktwert Unerlaubte Benutzung von Klammern imm10 liegt außerhalb des gültigen Bereichs Direktwert imm:6 liegt außerhalb des gültigen Bereichs Direktwert liegt außerhalb des gültigen Bereichs 0 bis 7 Direktwert liegt außerhalb des gültigen Bereichs 1 bis 2 Direktwert liegt außerhalb des gültigen Bereichs 1 bis 8 Direktwert liegt außerhalb des gültigen Bereichs 2 bis 9 Direkter Offset Direktoperand außerhalb des gültigen Bereichs Direktwert ist zu groß für Elementgröße Direktwert Ein Direktoperand kann kein Register sein Direktwert außerhalb des gültigen Bereichs Direktoperand außerhalb des gültigen Bereichs Direkte Null erwartet Inkompatibler L-Operandenwert Indexregister im Ladebereich (load range) Indexregister xzr ist nicht erlaubt %function() ist hier ungültig Ungültiger Ddd-Wert Ungültiger Adresstyp für Operand Ungültiger Adressierungsmodus Ungültiger Wert für Direktwert Ungültige bedingte Option Ungültige Konstante Ungültiger Zugriff auf Zähler Nicht erlaubter Extend/Shift-Operator Ungültiger Direktwert; muss 1, 2 oder 4 sein Ungültiges Maskierungsfeld Ungültige mfcr-Maske Ungültiger Offset Ungültiger Operand. Die Art kann nur 0, 1 oder 2 sein Ungültige Position; muss 0, 16, 32, 48 oder 64 sein. Ungültige Position; muss 0, 8, 16 oder 24 sein Ungültige Position; muss 16, 32, 64 oder 128 sein. Ungültige Position; muss 0, 4, 8, ..., 124 sein. Nicht erlaubte Anzahl im Post-Inkrement Ungültiges Register Ungültiges Register für Stackanpassung Ungültige Registerliste Falscher Registername Ungültige Registernummer, sollte blink sein Ungültige Registernummer, sollte Gleitkomma sein Ungültige Registernummer, sollte pcl sein Ungültiger Register-Offset Ungültiger Registeroperand beim Aktualisieren Ungültiger replizierter Direktwert für MOV Ungültige Schiebeanzahl Ungültiger Schiebeoperator Ungültiger Wert für Größe; muss im Bereich 1-64 sein. Ungültige Größe; muss 1, 2, 4 oder 8 sein Ungültige Größe, muss sein:  Ungültige sprg-Nummer Ungültige tbr-Nummer Ungültiger Wert für Direktwert von CMEM ld/st Ungültiger Wert für Direktwert Sprunghinweis ist nicht ausgerichtet (unaligned). Müll am Ende der Zeile Letztes Register des Bereichs passt nicht Fehlende »)«. Hier fehlt eine »]«. Extend-Operator fehlt Fehlender Mnemonic im Syntaxstring Fehlendes Register Das letzte Format »%s« scheint strenger zu sein als »%s«.
 Mehrfache Bemerkung »%s« nicht verarbeitet.
 Multiplikator Negativer Direktwert nicht erlaubt Negativer oder unausgerichteter Offset erwartet Kein Befehl ist dem Terminal-IC »%s« direkt zugeordnet.
 Kein Befehl ist dem Terminal-IC »%s [%s]« direkt zugeordnet Schieben ist für 8-Bit-Konstanten nicht möglich Kein gültiges r0l/r0h-Paar »offset(IP)« ist keine gültige Form Opcode %s hat keine Klasse (Operanden %d %d %d)
 Operand ist nicht null Operand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %ld) Operand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %lu) Operand außerhalb des gültigen Bereichs (%lu ist nicht zwischen %lu und %lu) Operand außerhalb des gültigen Bereichs (0x%lx ist nicht zwischen 0 und 0x%lx). Operand außerhalb des gültigen Bereichs (1 bis 255) Überlappendes Feld »%s->%s«.
 Überschreibe Bemerkung %d mit Bemerkung %d (IC:%s)
 p0-p7 erwartet parse_addr16: Ungültiger Operatorindex Der Prozent-Operator ist kein Symbol Positionswert außerhalb des gültigen Bereichs Registerpaar muss zusammenhängend sein Registerpaar muss mit geradem Register anfangen Register R30 ist ein limm-Indikator Register-Elementindex Register muss BLINK sein Register muss GP sein Register muss ILINK1 sein Register muss ILINK2 sein Register muss PCL sein Register muss R0 sein Register muss R1 sein Register muss R2 sein Register muss R3 sein Register muss SP sein Register muss entweder r0-r3 oder r12-r15 sein Registername fälschlicherweise als Direktwert benutzt. Registernummer Die Registernummer muss gerade sein. Register außerhalb des gültigen Bereichs Register-Quelle in direktem »mov« Dieses Register steht in kurzen Maschinenbefehlen nicht zur Verfügung. Rotation muss 0, 90, 180 oder 270 sein Rotation muss 90 oder 270 sein Die Ressource »%s (%s)« hat keine Register
 Schiebeanzahl Schiebeanzahl muss 0 oder 12 sein Schiebeanzahl muss 0 oder 16 sein Schiebeanzahl muss 0 oder 8 sein Schiebeanzahl muss ein Vielfaches von 16 sein Schieben ist hier nicht erlaubt Schiebe-Operator erwartet Die Operanden für das Quell- und Zielregister müssen verschieden sein Stackpointer-Register erwartet Syntaxfehler (erwartetes Zeichen »%c«, gefunden »%c«) Syntaxfehler (Zeichen »%c« erwartet, Befehlsende bekommen) Kann nicht in das Verzeichnis »%s« wechseln, errno = %s
 undefiniert Unerwartetes Adressen-Zurückschreiben unbekannt unbekannt	0x%02lx unbekannt	0x%04lx Unbekannte Einschränkung »%c« Unbekannte Operandenverschiebung: %x
 Unbekanntes Register: %d
 Unbekannte Befehlsform Unbekannter Befehl Wert muss ein Vielfaches von 16 sein Wert muss im Bereich von 0 bis 240 liegen Wert muss im Bereich von 0 bis 28 liegen Wert muss im Bereich von 0 bis 31 liegen ÜBERSETZUNGSPROBLEM: Wert muss im Bereich von 1 bis $$$ liegen Wert muss eine Zweierpotenz sein Wert muss im Bereich 1-256 liegen vector5 liegt außerhalb des gültigen Bereichs vector8 liegt außerhalb des gültigen Bereichs Warnung: Unbekannte Option »-M%s« wird ignoriert
 Breitenwert außerhalb des gültigen Bereichs z0-z15 erwartet z0-z7 erwartet 